近日,集成电路学童乔凌教授和闵闰副教授团队在功率开关驱动领域的*研究成果以“An Adaptive Three-stage GaN Gate Driver with Peak Miller Plateau Voltage Tracking and Voltage Tailing/www.shzy4.com/ Suppression For 36.4% Switching Loss Reduction”为题,被集成电路设计领域*期刊IEEE Journal of Solid-State Circuits (JSSC)接收。 随着数据中心、AI服务器及便携设备对电源功率密度要求日益提高,GaN功率器件因开关速度快、体积小等优势成为高频电源核心。然而,传统驱动方案存在两大瓶颈:1、米勒平台阶段启动延迟:初始电压变化率(dv/dt)过低,导致开关损耗增加;2、电压拖尾效应:开关末期dv/dt骤降,延长电压电流重叠时间。 针对GaN功率器件驱动瓶颈,团队设计了一款自适应三段式有源门极驱动芯片,为高密度电源系统能效提升提供关键技术支撑。